首页 > 装修问题 > 装饰材料 > 其他 > 上拉电阻作用是什么?

上拉电阻作用是什么?

浏览次数:497|时间:2024-05-02

最新回答

2024-05-02奔兔2008
上拉就是将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用,
1TTL驱动CMOS时,如果TTL输出最低高电平低于CMOS最低高电平时,提高输出高电平值
2  OC门必须加上拉,提高电平值
3  加大输出的驱动能力(单片机较常用)
4  CMOS芯片中(特别是门的芯片),为防静电干扰,不用的引脚也不悬空,一般上拉,降低阻抗,提供泄荷通路
5  提高输出电平,提高芯片输入信号的噪声容限,增强抗干扰
6  提高总线抗电磁能力,空脚易受电磁干扰
7  长线传输中加上拉,是阻抗匹配抑制反射干扰
上拉是对器件注入电流,下拉是输出电流,弱强只是上拉电阻的阻值不同,没有什么严格区分,对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。上拉电阻:    就是从电源高电平引出的电阻接到输出    1,如果电平用OC(集电极开路,TTL)或OD(漏极开路,CMOS)输出,那么不用上拉电阻是不能工作的,  这个很容易理解,管子没有电源就不能输出高电平了。    2,如果输出电流比较大,输出的电平就会降低(电路中已经有了一个上拉电阻,但是电阻太大,压降太高),就可以用上拉电阻提供电流分量,  把电平“拉高”。(就是并一个电阻在IC内部的上拉电阻上,  让它的压降小一点)。当然管子按需要该工作在线性范围的上拉电阻不能太小。当然也会用这个方式来实现门电路电平的匹配。上,就是指高电平;所谓下,是指低电平。上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信号等。下拉,就是通过一个电阻将信号接地,一般用于保护信号。这是根据电路需要设计的,主要目的是为了防止干扰,增加电路的稳定性。

25

2024-05-02饭团爱上飞
在很多单片机电路中,其I/O管脚检测信号是以高、低电平来判断是否有信号变化的,比如5V为高电平;0V为低电平。那么这些管脚如果不接上拉电阻的话,其电平信号就可能是随机的了,0V~5V之间不一定是什么状态,这样的话单片机就不能正确地判断是不是有信号电平变化了。因此给I/O管脚上接一个上拉电阻使它的检测信号由不确定电平状态拉到5V电平,单片机就能准确地判断是不是有信号变化了。同理,还有下拉电阻,把不确定电平状态拉到0V,使系统更加稳定。

230

2024-05-02dp73711528
上拉电阻作用:基极和发射极之间的电压正向偏置并大于死区电压集电极与发射极之间的电压也需要正向偏置。三极管饱和导通的时候(Ubes  >  0.7V),基极的电位有可能高于集电极的电位。

73

2024-05-02lulu酱求好运
上拉电阻就是普通电阻,之所以叫上拉电阻式由它的位置决定的。
它可以使得单片机上某个节点电压上升,提高输出功率
比如:要保证上拉电阻明显小于负载的阻抗,以使高电平时输出有效。  
例如:负载阻抗是10K,供电电压是5V,如果要求高电平不小于4.5V,那么,上拉电阻最大值  R大:(5-4.5)=10:5  
R大=1K  
也就是最大值1k,(如果超过了1k,输出的高电平就小于4.5V了)

120

2024-05-02追梦的风筝123
上拉电阻作用是:
1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V),  这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须使用上拉电阻,以提高输出的高电平值。
3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗,  提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。
6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。

210